本篇内容主要讲解“Makefile基本语法有哪些”,感兴趣的朋友不妨来看看。本文介绍的方法操作简单快捷,实用性强。下面就让小编来带大家学习“Makefile基本语法有哪些”吧!
Makefile 基本语法
<target> : <prerequisites> [tab] <commands>
-
target : 即自定义的想要执行的命令
-
prerequisites: 前置条件,即执行 target 命令之前执行的命令
-
commands : 具体的执行的命令
-
.PHONY 伪指令,内置的关键字
-
不带参数,默认执行第一个 target
-
@ 表示禁止回声,即终端不会打印真实的执行命令
-
#
表示注释 -
${val} 表示变量,和 shell 脚本中的变量的声明和使用一致
-
允许使用 通配符
例如
APPNAME="hello".PHONY: buildbuild:clean @go build -o ${APPNAME} main.go.PHONY: cleanclean: @rm -rf ${APPNAME}
嵌套执行
创建嵌套file文件
$ tree.├── Makefile├── hello│ ├── Makefile│ └── hello.go└── main.go1 directory, 4 files
$(MAKE) -C subdir
上面的命令等价于如下的命令
cd subdir && $(MAKE)
$(MAKE)就相当于make,-C 选项的作用是指将当前工作目录转移到你所指定的位置。
到此,相信大家对“Makefile基本语法有哪些”有了更深的了解,不妨来实际操作一番吧!这里是亿速云网站,更多相关内容可以进入相关频道进行查询,关注我们,继续学习!
原创文章,作者:6024010,如若转载,请注明出处:https://blog.ytso.com/229596.html