Intel
-
Sharing Data Among Threads Without Contention
原文地址:http://www.oraclejavamagazine-digital.com/javamagazine/20120304/?pg=56&pm=1&u…
-
从Java视角理解系统结构(一)CPU上下文切换
作者:Minzhou 本文是从Java视角理解系统结构连载文章 在高性能编程时,经常接触到多线程. 起初我们的理解是, 多个线程并行地执行总比单个线程要快, 就像多个人一起干活总…
-
深入理解Java内存模型(五)——锁
本文属于作者原创,原文发表于InfoQ:http://www.infoq.com/cn/articles/java-memory-model-5 锁的释放-获取建立的happens…
-
Intel誓言三四年后重回巅峰 双杀AMD/NVIDIA
近日,基辛格接受媒体采访,毫不避讳地畅谈了和AMD、NVIDIA的竞争态势。 关于AMD的威胁,基辛格坦承,Intel有一段时间执行得并不好,有些落后,所以必须拿出更好的产品,所以…
-
Memory Barriers/Fences
原文地址:http://mechanical-sympathy.blogspot.com/2011/07/memory-barriersfences.html(因墙转载) In t…
-
CPU缓存刷新的误解
原文地址 作者:Mechanical Sympathy 译者:潘曦 校对:Simon-SZ ,方腾飞 即使是资深的技术人员,我经常听到他们谈论某些操作是如何导致一个CPU缓存…
-
内存访问模型的重要性
在高性能的计算中,我们常说缓存失效(cache-miss)是一个算法中最大性能损失点。 近些年来,我们的处理器处理能力的增长速度已经大大超过了访问主内存的延迟的缩短。 通过更宽的,…
-
内存屏障
原文地址 作者:Martin Thompson 译者:一粟 校对:无叶,方腾飞 本文我将和大家讨论并发编程中最基础的一项技术:内存屏障或内存栅栏,也就是让一个CPU处理单元…
-
Write Combining
原文链接:http://mechanical-sympathy.blogspot.com/2011/07/write-combining.html(有墙移动到墙内) Modern …
-
Inter Thread Latency
原文地址:http://mechanical-sympathy.blogspot.com/2011/08/inter-thread-latency.html (移到墙内) Mess…